环型PLL

  • ·       180nm10nm工艺节点已量产,7nm和更先进工艺节点上已经硅验证。

    ·       24位分数调制器确保频率调整精度在0.01ppm以上

    ·       分数抖动补偿电路确保我们的PLL比其他任何厂家的分数型PLL具有更低的抖动

    ·       自偏置电路架构能够在整个PVT范围内很好地跟踪反馈;确保可预测的性能和高良率

    ·       极精准的硅一致性(silicon correlation)仿真模型能够准确地预测性能。

    ·       在多噪声的SoC应用中,采用分离电源域以便获得良好的电源抑制效果;而在要求不高的应用中,则可以共享电源域。

    ·       完全集成 - 无需任何外部元件。最少的,甚至无需额外的电源去耦电容

    ·       与相邻电路保持足够小的,甚至无间距的集成

    ·       对于任何输入频率环路带宽都可以自动调整,所以无需复杂的编程

    我们的环型PLL系列IP包括:

    ·      带有24Δ-Σ调制器的分数NPLL,可以使输出频率以小于0.01ppm的步幅调整。多种不同的输入,输出和反馈分频器给PLL提供了极其广泛的应用范围,使得我们可以利用软件进行功耗和性能的均衡,也可用于包括从数字和扩频时钟到ADC时钟等许多应用场景。下载产品概述.  下载产品概述.

    ·       IoT PLL用于需要32KHz输入时钟和极快速启动/停止,且功耗低至微瓦级别的超低功耗应用领域

    ·      Deskew PLL用于DDR接口和零延迟缓冲器的应用

    ·     针对数字电路应用使用单一核心电压的环型PLL,面积可以达到0.015平方毫米

    ·     高速、高性能的、集成抖动低于1ps RMS的整数型PLL,适用于高精度数据转换器和SerDes的时钟应用场景,其面积只相当于LC-PLL的一小部分。        

    ·      针对时钟的解扩(De-spreading),PON, OTU 和同步以太网应用,我们提供完全优化集成的Jitter Attenuator (jitter cleaner) PLL

    ·      多相位PLL提供1216甚至32路均匀分布的多相位输出,适用于如DDR2DDR3DDR4 等源同步数据接口的相位对准。

    请联系我们,讨论您的PLL需求 

     

    点击图片放大。

业界领先的性能

Industry Leading Performance

 

 

 

 

 

 

 

极精准的硅一致性仿真

Excellent Simulation-Silicon Correlation

 

IP

创作与发展办事处在佐治亚州亚特兰大克拉科夫,波兰是一个基于美国的IP开发我们专注于提供世界级的硅IP具有广泛的精密组合通用定时锁相环芯片芯片SERDES和高速差分IOS访问我们产品页面,了解更多关于我们的产品

电子邮件

该Email地址已收到反垃圾邮件插件保护。要显示它您需要在浏览器中启用JavaScript。

地址

公司总部:
1745 North Brown Rd, Suite 200
Lawrenceville, GA 30043

电话

P (local): 678-259-9301
P (US Toll-Free): 866-232-3431
F: 678-259-9301

联系我们