LC锁相环

基于LC-PLL的历史上一直难以设计由于集成电感,衬底损耗和封装寄生不佳建模。此外,古典LC的PLL有一个很窄的频率调谐范围,使得有可能使VCO的振荡将没有能力在所需的频率。然而,硅创作克服这些问题的方法有两种:

  • 首先,高品质的粗调的元素被用来提供一个单一的VCO宽调谐范围的克服PVT变化和模型不准确。
  • 此外,多个VCO核心的设计已被开发,并可以用来掩盖2:1的频率范围。

硅创意LC PLL设计在从28nm到180nm的CMOS技术,与频率从1.4GHz到8.25GHz。应用范围从光通信的射频合成。  

给我们发一个 该Email地址已收到反垃圾邮件插件保护。要显示它您需要在浏览器中启用JavaScript。 请求的数据表

 

 

IP

创作与发展办事处在佐治亚州亚特兰大克拉科夫,波兰是一个基于美国的IP开发我们专注于提供世界级的硅IP具有广泛的精密组合通用定时锁相环芯片芯片SERDES和高速差分IOS访问我们产品页面,了解更多关于我们的产品

电子邮件

该Email地址已收到反垃圾邮件插件保护。要显示它您需要在浏览器中启用JavaScript。

地址

公司总部:
1745 North Brown Rd, Suite 200
Lawrenceville, GA 30043

电话

P (local): 678-259-9301
P (US Toll-Free): 866-232-3431
F: 678-259-9301

联系我们