PLL用作数字控制振荡器,实现灵活的频率合成

我们已经研发了一种全数字的PLLADPLL),并进行了样机实现和测试;它使用另一个分数型PLL作为数字控制振荡器(digital-controlled oscillator)。这种技术可以有效实现低带宽的ADPLL,即获得数字化实现的好处,又避免了复杂的DCOTDCTime-to-digital)设计。这种方法的特点是接口容易,高度线性化,零漂移和极高分辨率。

这篇论文详细介绍了ADPLL的基本原理,相关技术,局限性,应用和测试结果

IP

创作与发展办事处在佐治亚州亚特兰大克拉科夫,波兰是一个基于美国的IP开发我们专注于提供世界级的硅IP具有广泛的精密组合通用定时锁相环芯片芯片SERDES和高速差分IOS访问我们产品页面,了解更多关于我们的产品

电子邮件

该Email地址已收到反垃圾邮件插件保护。要显示它您需要在浏览器中启用JavaScript。

地址

公司总部:
1745 North Brown Rd, Suite 200
Lawrenceville, GA 30043

电话

P (local): 678-259-9301
P (US Toll-Free): 866-232-3431
F: 678-259-9301

联系我们